tegra-car-reset.c 1.6 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172
  1. /*
  2. * Copyright (c) 2016, NVIDIA CORPORATION.
  3. *
  4. * SPDX-License-Identifier: GPL-2.0
  5. */
  6. #include <common.h>
  7. #include <dm.h>
  8. #include <reset-uclass.h>
  9. #include <asm/arch/clock.h>
  10. #include <asm/arch-tegra/clk_rst.h>
  11. static int tegra_car_reset_request(struct reset_ctl *reset_ctl)
  12. {
  13. debug("%s(reset_ctl=%p) (dev=%p, id=%lu)\n", __func__, reset_ctl,
  14. reset_ctl->dev, reset_ctl->id);
  15. /* PERIPH_ID_COUNT varies per SoC */
  16. if (reset_ctl->id >= PERIPH_ID_COUNT)
  17. return -EINVAL;
  18. return 0;
  19. }
  20. static int tegra_car_reset_free(struct reset_ctl *reset_ctl)
  21. {
  22. debug("%s(reset_ctl=%p) (dev=%p, id=%lu)\n", __func__, reset_ctl,
  23. reset_ctl->dev, reset_ctl->id);
  24. return 0;
  25. }
  26. static int tegra_car_reset_assert(struct reset_ctl *reset_ctl)
  27. {
  28. debug("%s(reset_ctl=%p) (dev=%p, id=%lu)\n", __func__, reset_ctl,
  29. reset_ctl->dev, reset_ctl->id);
  30. reset_set_enable(reset_ctl->id, 1);
  31. return 0;
  32. }
  33. static int tegra_car_reset_deassert(struct reset_ctl *reset_ctl)
  34. {
  35. debug("%s(reset_ctl=%p) (dev=%p, id=%lu)\n", __func__, reset_ctl,
  36. reset_ctl->dev, reset_ctl->id);
  37. reset_set_enable(reset_ctl->id, 0);
  38. return 0;
  39. }
  40. struct reset_ops tegra_car_reset_ops = {
  41. .request = tegra_car_reset_request,
  42. .free = tegra_car_reset_free,
  43. .rst_assert = tegra_car_reset_assert,
  44. .rst_deassert = tegra_car_reset_deassert,
  45. };
  46. static int tegra_car_reset_probe(struct udevice *dev)
  47. {
  48. debug("%s(dev=%p)\n", __func__, dev);
  49. return 0;
  50. }
  51. U_BOOT_DRIVER(tegra_car_reset) = {
  52. .name = "tegra_car_reset",
  53. .id = UCLASS_RESET,
  54. .probe = tegra_car_reset_probe,
  55. .ops = &tegra_car_reset_ops,
  56. };