xilinx_gpio.c 7.4 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217218219220221222223224225226227228229230231232233234235236237238239240241242243244245246247248249250251252253254255256257258259260261262263264265266267268269270271272273274275276277278279280281282283284285286287288289290291292293294295296297298299300301302303304305306307308309310311312313314315316317318319320321322323324325326327328329330331332333334335336337338339340341342343344345346347348
  1. /*
  2. * Copyright (c) 2013 Xilinx, Michal Simek
  3. *
  4. * SPDX-License-Identifier: GPL-2.0+
  5. */
  6. #include <common.h>
  7. #include <errno.h>
  8. #include <malloc.h>
  9. #include <linux/list.h>
  10. #include <asm/io.h>
  11. #include <asm/gpio.h>
  12. static LIST_HEAD(gpio_list);
  13. enum gpio_direction {
  14. GPIO_DIRECTION_OUT = 0,
  15. GPIO_DIRECTION_IN = 1,
  16. };
  17. /* Gpio simple map */
  18. struct gpio_regs {
  19. u32 gpiodata;
  20. u32 gpiodir;
  21. };
  22. #define GPIO_NAME_SIZE 10
  23. struct gpio_names {
  24. char name[GPIO_NAME_SIZE];
  25. };
  26. /* Initialized, rxbd_current, rx_first_buf must be 0 after init */
  27. struct xilinx_gpio_priv {
  28. struct gpio_regs *regs;
  29. u32 gpio_min;
  30. u32 gpio_max;
  31. u32 gpiodata_store;
  32. char name[GPIO_NAME_SIZE];
  33. struct list_head list;
  34. struct gpio_names *gpio_name;
  35. };
  36. /* Store number of allocated gpio pins */
  37. static u32 xilinx_gpio_max;
  38. /* Get associated gpio controller */
  39. static struct xilinx_gpio_priv *gpio_get_controller(unsigned gpio)
  40. {
  41. struct list_head *entry;
  42. struct xilinx_gpio_priv *priv = NULL;
  43. list_for_each(entry, &gpio_list) {
  44. priv = list_entry(entry, struct xilinx_gpio_priv, list);
  45. if (gpio >= priv->gpio_min && gpio <= priv->gpio_max) {
  46. debug("%s: reg: %x, min-max: %d-%d\n", __func__,
  47. (u32)priv->regs, priv->gpio_min, priv->gpio_max);
  48. return priv;
  49. }
  50. }
  51. puts("!!!Can't get gpio controller!!!\n");
  52. return NULL;
  53. }
  54. /* Get gpio pin name if used/setup */
  55. static char *get_name(unsigned gpio)
  56. {
  57. u32 gpio_priv;
  58. struct xilinx_gpio_priv *priv;
  59. debug("%s\n", __func__);
  60. priv = gpio_get_controller(gpio);
  61. if (priv) {
  62. gpio_priv = gpio - priv->gpio_min;
  63. return *priv->gpio_name[gpio_priv].name ?
  64. priv->gpio_name[gpio_priv].name : "UNKNOWN";
  65. }
  66. return "UNKNOWN";
  67. }
  68. /* Get output value */
  69. static int gpio_get_output_value(unsigned gpio)
  70. {
  71. u32 val, gpio_priv;
  72. struct xilinx_gpio_priv *priv = gpio_get_controller(gpio);
  73. if (priv) {
  74. gpio_priv = gpio - priv->gpio_min;
  75. val = !!(priv->gpiodata_store & (1 << gpio_priv));
  76. debug("%s: reg: %x, gpio_no: %d, dir: %d\n", __func__,
  77. (u32)priv->regs, gpio_priv, val);
  78. return val;
  79. }
  80. return -1;
  81. }
  82. /* Get input value */
  83. static int gpio_get_input_value(unsigned gpio)
  84. {
  85. u32 val, gpio_priv;
  86. struct gpio_regs *regs;
  87. struct xilinx_gpio_priv *priv = gpio_get_controller(gpio);
  88. if (priv) {
  89. regs = priv->regs;
  90. gpio_priv = gpio - priv->gpio_min;
  91. val = readl(&regs->gpiodata);
  92. val = !!(val & (1 << gpio_priv));
  93. debug("%s: reg: %x, gpio_no: %d, dir: %d\n", __func__,
  94. (u32)priv->regs, gpio_priv, val);
  95. return val;
  96. }
  97. return -1;
  98. }
  99. /* Set gpio direction */
  100. static int gpio_set_direction(unsigned gpio, enum gpio_direction direction)
  101. {
  102. u32 val, gpio_priv;
  103. struct gpio_regs *regs;
  104. struct xilinx_gpio_priv *priv = gpio_get_controller(gpio);
  105. if (priv) {
  106. regs = priv->regs;
  107. val = readl(&regs->gpiodir);
  108. gpio_priv = gpio - priv->gpio_min;
  109. if (direction == GPIO_DIRECTION_OUT)
  110. val &= ~(1 << gpio_priv);
  111. else
  112. val |= 1 << gpio_priv;
  113. writel(val, &regs->gpiodir);
  114. debug("%s: reg: %x, gpio_no: %d, dir: %d\n", __func__,
  115. (u32)priv->regs, gpio_priv, val);
  116. return 0;
  117. }
  118. return -1;
  119. }
  120. /* Get gpio direction */
  121. static int gpio_get_direction(unsigned gpio)
  122. {
  123. u32 val, gpio_priv;
  124. struct gpio_regs *regs;
  125. struct xilinx_gpio_priv *priv = gpio_get_controller(gpio);
  126. if (priv) {
  127. regs = priv->regs;
  128. gpio_priv = gpio - priv->gpio_min;
  129. val = readl(&regs->gpiodir);
  130. val = !!(val & (1 << gpio_priv));
  131. debug("%s: reg: %x, gpio_no: %d, dir: %d\n", __func__,
  132. (u32)priv->regs, gpio_priv, val);
  133. return val;
  134. }
  135. return -1;
  136. }
  137. /*
  138. * Get input value
  139. * for example gpio setup to output only can't get input value
  140. * which is breaking gpio toggle command
  141. */
  142. int gpio_get_value(unsigned gpio)
  143. {
  144. u32 val;
  145. if (gpio_get_direction(gpio) == GPIO_DIRECTION_OUT)
  146. val = gpio_get_output_value(gpio);
  147. else
  148. val = gpio_get_input_value(gpio);
  149. return val;
  150. }
  151. /* Set output value */
  152. static int gpio_set_output_value(unsigned gpio, int value)
  153. {
  154. u32 val, gpio_priv;
  155. struct gpio_regs *regs;
  156. struct xilinx_gpio_priv *priv = gpio_get_controller(gpio);
  157. if (priv) {
  158. regs = priv->regs;
  159. gpio_priv = gpio - priv->gpio_min;
  160. val = priv->gpiodata_store;
  161. if (value)
  162. val |= 1 << gpio_priv;
  163. else
  164. val &= ~(1 << gpio_priv);
  165. writel(val, &regs->gpiodata);
  166. debug("%s: reg: %x, gpio_no: %d, output_val: %d\n", __func__,
  167. (u32)priv->regs, gpio_priv, val);
  168. priv->gpiodata_store = val;
  169. return 0;
  170. }
  171. return -1;
  172. }
  173. int gpio_set_value(unsigned gpio, int value)
  174. {
  175. if (gpio_get_direction(gpio) == GPIO_DIRECTION_OUT)
  176. return gpio_set_output_value(gpio, value);
  177. return -1;
  178. }
  179. /* Set GPIO as input */
  180. int gpio_direction_input(unsigned gpio)
  181. {
  182. debug("%s\n", __func__);
  183. return gpio_set_direction(gpio, GPIO_DIRECTION_IN);
  184. }
  185. /* Setup GPIO as output and set output value */
  186. int gpio_direction_output(unsigned gpio, int value)
  187. {
  188. int ret = gpio_set_direction(gpio, GPIO_DIRECTION_OUT);
  189. debug("%s\n", __func__);
  190. if (ret < 0)
  191. return ret;
  192. return gpio_set_output_value(gpio, value);
  193. }
  194. /* Show gpio status */
  195. void gpio_info(void)
  196. {
  197. unsigned gpio;
  198. struct list_head *entry;
  199. struct xilinx_gpio_priv *priv = NULL;
  200. list_for_each(entry, &gpio_list) {
  201. priv = list_entry(entry, struct xilinx_gpio_priv, list);
  202. printf("\n%s: %s/%x (%d-%d)\n", __func__, priv->name,
  203. (u32)priv->regs, priv->gpio_min, priv->gpio_max);
  204. for (gpio = priv->gpio_min; gpio <= priv->gpio_max; gpio++) {
  205. printf("GPIO_%d:\t%s is an ", gpio, get_name(gpio));
  206. if (gpio_get_direction(gpio) == GPIO_DIRECTION_OUT)
  207. printf("OUTPUT value = %d\n",
  208. gpio_get_output_value(gpio));
  209. else
  210. printf("INPUT value = %d\n",
  211. gpio_get_input_value(gpio));
  212. }
  213. }
  214. }
  215. int gpio_request(unsigned gpio, const char *label)
  216. {
  217. u32 gpio_priv;
  218. struct xilinx_gpio_priv *priv;
  219. if (gpio >= xilinx_gpio_max)
  220. return -EINVAL;
  221. priv = gpio_get_controller(gpio);
  222. if (priv) {
  223. gpio_priv = gpio - priv->gpio_min;
  224. if (label != NULL) {
  225. strncpy(priv->gpio_name[gpio_priv].name, label,
  226. GPIO_NAME_SIZE);
  227. priv->gpio_name[gpio_priv].name[GPIO_NAME_SIZE - 1] =
  228. '\0';
  229. }
  230. return 0;
  231. }
  232. return -1;
  233. }
  234. int gpio_free(unsigned gpio)
  235. {
  236. u32 gpio_priv;
  237. struct xilinx_gpio_priv *priv;
  238. if (gpio >= xilinx_gpio_max)
  239. return -EINVAL;
  240. priv = gpio_get_controller(gpio);
  241. if (priv) {
  242. gpio_priv = gpio - priv->gpio_min;
  243. priv->gpio_name[gpio_priv].name[0] = '\0';
  244. /* Do nothing here */
  245. return 0;
  246. }
  247. return -1;
  248. }
  249. int gpio_alloc(u32 baseaddr, const char *name, u32 gpio_no)
  250. {
  251. struct xilinx_gpio_priv *priv;
  252. priv = calloc(1, sizeof(struct xilinx_gpio_priv));
  253. /* Setup gpio name */
  254. if (name != NULL) {
  255. strncpy(priv->name, name, GPIO_NAME_SIZE);
  256. priv->name[GPIO_NAME_SIZE - 1] = '\0';
  257. }
  258. priv->regs = (struct gpio_regs *)baseaddr;
  259. priv->gpio_min = xilinx_gpio_max;
  260. xilinx_gpio_max = priv->gpio_min + gpio_no;
  261. priv->gpio_max = xilinx_gpio_max - 1;
  262. priv->gpio_name = calloc(gpio_no, sizeof(struct gpio_names));
  263. INIT_LIST_HEAD(&priv->list);
  264. list_add_tail(&priv->list, &gpio_list);
  265. printf("%s: Add %s (%d-%d)\n", __func__, name,
  266. priv->gpio_min, priv->gpio_max);
  267. /* Return the first gpio allocated for this device */
  268. return priv->gpio_min;
  269. }
  270. /* Dual channel gpio is one IP with two independent channels */
  271. int gpio_alloc_dual(u32 baseaddr, const char *name, u32 gpio_no0, u32 gpio_no1)
  272. {
  273. int ret;
  274. ret = gpio_alloc(baseaddr, name, gpio_no0);
  275. gpio_alloc(baseaddr + 8, strcat((char *)name, "_1"), gpio_no1);
  276. /* Return the first gpio allocated for this device */
  277. return ret;
  278. }