ns_access.c 1.4 KB

12345678910111213141516171819202122232425262728293031323334353637383940414243444546474849505152535455565758596061626364656667686970
  1. /*
  2. * Copyright 2014 Freescale Semiconductor
  3. *
  4. * SPDX-License-Identifier: GPL-2.0+
  5. */
  6. #include <common.h>
  7. #include <asm/io.h>
  8. #include <fsl_csu.h>
  9. #include <asm/arch/ns_access.h>
  10. #include <asm/arch/fsl_serdes.h>
  11. void set_devices_ns_access(struct csu_ns_dev *ns_dev, u16 val)
  12. {
  13. u32 *base = (u32 *)CONFIG_SYS_FSL_CSU_ADDR;
  14. u32 *reg;
  15. uint32_t tmp;
  16. reg = base + ns_dev->ind / 2;
  17. tmp = in_be32(reg);
  18. if (ns_dev->ind % 2 == 0) {
  19. tmp &= 0x0000ffff;
  20. tmp |= val << 16;
  21. } else {
  22. tmp &= 0xffff0000;
  23. tmp |= val;
  24. }
  25. out_be32(reg, tmp);
  26. }
  27. static void enable_devices_ns_access(struct csu_ns_dev *ns_dev, uint32_t num)
  28. {
  29. int i;
  30. for (i = 0; i < num; i++)
  31. set_devices_ns_access(ns_dev + i, ns_dev[i].val);
  32. }
  33. void enable_layerscape_ns_access(void)
  34. {
  35. enable_devices_ns_access(ns_dev, ARRAY_SIZE(ns_dev));
  36. }
  37. void set_pcie_ns_access(int pcie, u16 val)
  38. {
  39. switch (pcie) {
  40. #ifdef CONFIG_PCIE1
  41. case PCIE1:
  42. set_devices_ns_access(&ns_dev[CSU_CSLX_PCIE1], val);
  43. set_devices_ns_access(&ns_dev[CSU_CSLX_PCIE1_IO], val);
  44. return;
  45. #endif
  46. #ifdef CONFIG_PCIE2
  47. case PCIE2:
  48. set_devices_ns_access(&ns_dev[CSU_CSLX_PCIE2], val);
  49. set_devices_ns_access(&ns_dev[CSU_CSLX_PCIE2_IO], val);
  50. return;
  51. #endif
  52. #ifdef CONFIG_PCIE3
  53. case PCIE3:
  54. set_devices_ns_access(&ns_dev[CSU_CSLX_PCIE3], val);
  55. set_devices_ns_access(&ns_dev[CSU_CSLX_PCIE3_IO], val);
  56. return;
  57. #endif
  58. default:
  59. debug("The PCIE%d doesn't exist!\n", pcie);
  60. return;
  61. }
  62. }