m5301x.h 19 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217218219220221222223224225226227228229230231232233234235236237238239240241242243244245246247248249250251252253254255256257258259260261262263264265266267268269270271272273274275276277278279280281282283284285286287288289290291292293294295296297298299300301302303304305306307308309310311312313314315316317318319320321322323324325326327328329330331332333334335336337338339340341342343344345346347348349350351352353354355356357358359360361362363364365366367368369370371372373374375376377378379380381382383384385386387388389390391392393394395396397398399400401402403404405406407408409410411412413414415416417418419420421422423424425426427428429430431432433434435436437438439440441442443444445446447448449450451452453454455456457458459460461462463464465466467468469470471472473474475476477478479480481482483484485486487488489490491492493494495496497498499500501502503504505506507508509510511512513514515516517518519520521522523524525526527528529530531532533534535536537538539540541542543544545546547548549550551552553554555556557558559560561562563564565566567568569570571572573574575576577578579580581582583584585586587588589590591592
  1. /*
  2. * m5301x.h -- Definitions for Freescale Coldfire 5301x
  3. *
  4. * Copyright (C) 2004-2008 Freescale Semiconductor, Inc.
  5. * TsiChung Liew (Tsi-Chung.Liew@freescale.com)
  6. *
  7. * SPDX-License-Identifier: GPL-2.0+
  8. */
  9. #ifndef m5301x_h
  10. #define m5301x_h
  11. /* *** System Control Module (SCM) *** */
  12. #define SCM_MPR_MPROT0(x) (((x) & 0x0F) << 28)
  13. #define SCM_MPR_MPROT1(x) (((x) & 0x0F) << 24)
  14. #define SCM_MPR_MPROT2(x) (((x) & 0x0F) << 20)
  15. #define SCM_MPR_MPROT4(x) (((x) & 0x0F) << 12)
  16. #define SCM_MPR_MPROT5(x) (((x) & 0x0F) << 8)
  17. #define SCM_MPR_MPROT6(x) (((x) & 0x0F) << 4)
  18. #define MPROT_MTR 4
  19. #define MPROT_MTW 2
  20. #define MPROT_MPL 1
  21. #define SCM_PACRA_PACR0(x) (((x) & 0x0F) << 28)
  22. #define SCM_PACRA_PACR1(x) (((x) & 0x0F) << 24)
  23. #define SCM_PACRA_PACR2(x) (((x) & 0x0F) << 20)
  24. #define SCM_PACRA_PACR5(x) (((x) & 0x0F) << 8)
  25. #define SCM_PACRB_PACR12(x) (((x) & 0x0F) << 12)
  26. #define SCM_PACRB_PACR13(x) (((x) & 0x0F) << 8)
  27. #define SCM_PACRC_PACR16(x) (((x) & 0x0F) << 28)
  28. #define SCM_PACRC_PACR17(x) (((x) & 0x0F) << 24)
  29. #define SCM_PACRC_PACR18(x) (((x) & 0x0F) << 20)
  30. #define SCM_PACRC_PACR19(x) (((x) & 0x0F) << 16)
  31. #define SCM_PACRC_PACR21(x) (((x) & 0x0F) << 8)
  32. #define SCM_PACRC_PACR22(x) (((x) & 0x0F) << 4)
  33. #define SCM_PACRC_PACR23(x) ((x) & 0x0F)
  34. #define SCM_PACRD_PACR24(x) (((x) & 0x0F) << 28)
  35. #define SCM_PACRD_PACR25(x) (((x) & 0x0F) << 24)
  36. #define SCM_PACRD_PACR26(x) (((x) & 0x0F) << 20)
  37. #define SCM_PACRD_PACR28(x) (((x) & 0x0F) << 12)
  38. #define SCM_PACRD_PACR29(x) (((x) & 0x0F) << 8)
  39. #define SCM_PACRD_PACR30(x) (((x) & 0x0F) << 4)
  40. #define SCM_PACRD_PACR31(x) ((x) & 0x0F)
  41. #define SCM_PACRE_PACR32(x) (((x) & 0x0F) << 28)
  42. #define SCM_PACRE_PACR33(x) (((x) & 0x0F) << 24)
  43. #define SCM_PACRE_PACR34(x) (((x) & 0x0F) << 20)
  44. #define SCM_PACRE_PACR35(x) (((x) & 0x0F) << 16)
  45. #define SCM_PACRE_PACR36(x) (((x) & 0x0F) << 12)
  46. #define SCM_PACRE_PACR37(x) (((x) & 0x0F) << 8)
  47. #define SCM_PACRE_PACR39(x) ((x) & 0x0F)
  48. #define SCM_PACRF_PACR40(x) (((x) & 0x0F) << 28)
  49. #define SCM_PACRF_PACR41(x) (((x) & 0x0F) << 24)
  50. #define SCM_PACRF_PACR42(x) (((x) & 0x0F) << 20)
  51. #define SCM_PACRF_PACR43(x) (((x) & 0x0F) << 16)
  52. #define SCM_PACRF_PACR44(x) (((x) & 0x0F) << 12)
  53. #define SCM_PACRF_PACR45(x) (((x) & 0x0F) << 8)
  54. #define SCM_PACRF_PACR46(x) (((x) & 0x0F) << 4)
  55. #define SCM_PACRF_PACR47(x) ((x) & 0x0F)
  56. #define SCM_PACRG_PACR48(x) (((x) & 0x0F) << 28)
  57. #define SCM_PACRG_PACR49(x) (((x) & 0x0F) << 24)
  58. #define SCM_PACRG_PACR50(x) (((x) & 0x0F) << 20)
  59. #define SCM_PACRG_PACR51(x) (((x) & 0x0F) << 16)
  60. #define PACR_SP 4
  61. #define PACR_WP 2
  62. #define PACR_TP 1
  63. #define SCM_CWCR_RO (0x8000)
  64. #define SCM_CWCR_CWR_WH (0x0100)
  65. #define SCM_CWCR_CWE (0x0080)
  66. #define SCM_CWCR_CWRI_WINDOW (0x0060)
  67. #define SCM_CWCR_CWRI_RESET (0x0040)
  68. #define SCM_CWCR_CWRI_INT_RESET (0x0020)
  69. #define SCM_CWCR_CWRI_INT (0x0000)
  70. #define SCM_CWCR_CWT(x) (((x) & 0x001F))
  71. #define SCM_ISR_CFEI (0x02)
  72. #define SCM_ISR_CWIC (0x01)
  73. #define BCR_GBR (0x00000200)
  74. #define BCR_GBW (0x00000100)
  75. #define BCR_S7 (0x00000080)
  76. #define BCR_S6 (0x00000040)
  77. #define BCR_S4 (0x00000010)
  78. #define BCR_S1 (0x00000002)
  79. #define SCM_CFIER_ECFEI (0x01)
  80. #define SCM_CFLOC_LOC (0x80)
  81. #define SCM_CFATR_WRITE (0x80)
  82. #define SCM_CFATR_SZ32 (0x20)
  83. #define SCM_CFATR_SZ16 (0x10)
  84. #define SCM_CFATR_SZ08 (0x00)
  85. #define SCM_CFATR_CACHE (0x08)
  86. #define SCM_CFATR_MODE (0x02)
  87. #define SCM_CFATR_TYPE (0x01)
  88. /* *** Interrupt Controller (INTC) *** */
  89. #define INT0_LO_RSVD0 (0)
  90. #define INT0_LO_EPORT1 (1)
  91. #define INT0_LO_EPORT2 (2)
  92. #define INT0_LO_EPORT3 (3)
  93. #define INT0_LO_EPORT4 (4)
  94. #define INT0_LO_EPORT5 (5)
  95. #define INT0_LO_EPORT6 (6)
  96. #define INT0_LO_EPORT7 (7)
  97. #define INT0_LO_EDMA_00 (8)
  98. #define INT0_LO_EDMA_01 (9)
  99. #define INT0_LO_EDMA_02 (10)
  100. #define INT0_LO_EDMA_03 (11)
  101. #define INT0_LO_EDMA_04 (12)
  102. #define INT0_LO_EDMA_05 (13)
  103. #define INT0_LO_EDMA_06 (14)
  104. #define INT0_LO_EDMA_07 (15)
  105. #define INT0_LO_EDMA_08 (16)
  106. #define INT0_LO_EDMA_09 (17)
  107. #define INT0_LO_EDMA_10 (18)
  108. #define INT0_LO_EDMA_11 (19)
  109. #define INT0_LO_EDMA_12 (20)
  110. #define INT0_LO_EDMA_13 (21)
  111. #define INT0_LO_EDMA_14 (22)
  112. #define INT0_LO_EDMA_15 (23)
  113. #define INT0_LO_EDMA_ERR (24)
  114. #define INT0_LO_SCM_CWIC (25)
  115. #define INT0_LO_UART0 (26)
  116. #define INT0_LO_UART1 (27)
  117. #define INT0_LO_UART2 (28)
  118. #define INT0_LO_RSVD1 (29)
  119. #define INT0_LO_I2C (30)
  120. #define INT0_LO_DSPI (31)
  121. #define INT0_HI_DTMR0 (32)
  122. #define INT0_HI_DTMR1 (33)
  123. #define INT0_HI_DTMR2 (34)
  124. #define INT0_HI_DTMR3 (35)
  125. #define INT0_HI_FEC0_TXF (36)
  126. #define INT0_HI_FEC0_TXB (37)
  127. #define INT0_HI_FEC0_UN (38)
  128. #define INT0_HI_FEC0_RL (39)
  129. #define INT0_HI_FEC0_RXF (40)
  130. #define INT0_HI_FEC0_RXB (41)
  131. #define INT0_HI_FEC0_MII (42)
  132. #define INT0_HI_FEC0_LC (43)
  133. #define INT0_HI_FEC0_HBERR (44)
  134. #define INT0_HI_FEC0_GRA (45)
  135. #define INT0_HI_FEC0_EBERR (46)
  136. #define INT0_HI_FEC0_BABT (47)
  137. #define INT0_HI_FEC0_BABR (48)
  138. #define INT0_HI_FEC1_TXF (49)
  139. #define INT0_HI_FEC1_TXB (50)
  140. #define INT0_HI_FEC1_UN (51)
  141. #define INT0_HI_FEC1_RL (52)
  142. #define INT0_HI_FEC1_RXF (53)
  143. #define INT0_HI_FEC1_RXB (54)
  144. #define INT0_HI_FEC1_MII (55)
  145. #define INT0_HI_FEC1_LC (56)
  146. #define INT0_HI_FEC1_HBERR (57)
  147. #define INT0_HI_FEC1_GRA (58)
  148. #define INT0_HI_FEC1_EBERR (59)
  149. #define INT0_HI_FEC1_BABT (60)
  150. #define INT0_HI_FEC1_BABR (61)
  151. #define INT0_HI_SCM_CFEI (62)
  152. /* 0 - 24 reserved */
  153. #define INT1_LO_EPORT1_FLAG0 (25)
  154. #define INT1_LO_EPORT1_FLAG1 (26)
  155. #define INT1_LO_EPORT1_FLAG2 (27)
  156. #define INT1_LO_EPORT1_FLAG3 (28)
  157. #define INT1_LO_EPORT1_FLAG4 (29)
  158. #define INT1_LO_EPORT1_FLAG5 (30)
  159. #define INT1_LO_EPORT1_FLAG6 (31)
  160. #define INT1_LO_EPORT1_FLAG7 (32)
  161. #define INT1_HI_DSPI_EOQF (33)
  162. #define INT1_HI_DSPI_TFFF (34)
  163. #define INT1_HI_DSPI_TCF (35)
  164. #define INT1_HI_DSPI_TFUF (36)
  165. #define INT1_HI_DSPI_RFDF (37)
  166. #define INT1_HI_DSPI_RFOF (38)
  167. #define INT1_HI_DSPI_RFOF_TFUF (39)
  168. #define INT1_HI_RNG_EI (40)
  169. #define INT1_HI_PLL_LOCF (41)
  170. #define INT1_HI_PLL_LOLF (42)
  171. #define INT1_HI_PIT0 (43)
  172. #define INT1_HI_PIT1 (44)
  173. #define INT1_HI_PIT2 (45)
  174. #define INT1_HI_PIT3 (46)
  175. #define INT1_HI_USBOTG_STS (47)
  176. #define INT1_HI_USBHOST_STS (48)
  177. #define INT1_HI_SSI (49)
  178. /* 50 - 51 reserved */
  179. #define INT1_HI_RTC (52)
  180. #define INT1_HI_CCM_USBSTAT (53)
  181. #define INT1_HI_CODEC_OR (54)
  182. #define INT1_HI_CODEC_RF_TE (55)
  183. #define INT1_HI_CODEC_ROE (56)
  184. #define INT1_HI_CODEC_TUE (57)
  185. /* 58 reserved */
  186. #define INT1_HI_SIM1_DATA (59)
  187. #define INT1_HI_SIM1_GENERAL (60)
  188. /* 61 - 62 reserved */
  189. #define INT1_HI_SDHC (63)
  190. /* *** Reset Controller Module (RCM) *** */
  191. #define RCM_RCR_SOFTRST (0x80)
  192. #define RCM_RCR_FRCRSTOUT (0x40)
  193. #define RCM_RSR_SOFT (0x20)
  194. #define RCM_RSR_LOC (0x10)
  195. #define RCM_RSR_POR (0x08)
  196. #define RCM_RSR_EXT (0x04)
  197. #define RCM_RSR_WDR_CORE (0x02)
  198. #define RCM_RSR_LOL (0x01)
  199. /* *** Chip Configuration Module (CCM) *** */
  200. #define CCM_CCR_CSC (0x0020)
  201. #define CCM_CCR_BOOTPS (0x0010)
  202. #define CCM_CCR_LOAD (0x0008)
  203. #define CCM_CCR_OSC_MODE (0x0004)
  204. #define CCM_CCR_SDR_MODE (0x0002)
  205. #define CCM_CCR_RESERVED (0x0001)
  206. #define CCM_RCON_SDR_32BIT_UNIFIED (0x0012)
  207. #define CCM_RCON_DDR_8BIT_SPLIT (0x0010)
  208. #define CCM_RCON_SDR_16BIT_UNIFIED (0x0002)
  209. #define CCM_RCON_DDR_16BIT_SPLIT (0x0000)
  210. #define CCM_CIR_PIN(x) (((x) & 0x03FF) << 6)
  211. #define CCM_CIR_PRN(x) ((x) & 0x003F)
  212. #define CCM_MISCCR_FECM (0x8000)
  213. #define CCM_MISCCR_CDCSRC (0x4000)
  214. #define CCM_MISCCR_PLL_LOCK (0x2000)
  215. #define CCM_MISCCR_LIMP (0x1000)
  216. #define CCM_MISCCR_BME (0x8000)
  217. #define CCM_MISCCR_BMT_UNMASK (0xF8FF)
  218. #define CCM_MISCCR_BMT(x) (((x) & 0x0007) << 8)
  219. #define CCM_MISCCR_BMT_512 (0x0700)
  220. #define CCM_MISCCR_BMT_1024 (0x0600)
  221. #define CCM_MISCCR_BMT_2048 (0x0500)
  222. #define CCM_MISCCR_BMT_4096 (0x0400)
  223. #define CCM_MISCCR_BMT_8192 (0x0300)
  224. #define CCM_MISCCR_BMT_16384 (0x0200)
  225. #define CCM_MISCCR_BMT_32768 (0x0100)
  226. #define CCM_MISCCR_BMT_65536 (0x0000)
  227. #define CCM_MISCCR_TIM_DMA (0x0020)
  228. #define CCM_MISCCR_SSI_SRC (0x0010)
  229. #define CCM_MISCCR_USBH_OC (0x0008)
  230. #define CCM_MISCCR_USBO_OC (0x0004)
  231. #define CCM_MISCCR_USB_PUE (0x0002)
  232. #define CCM_MISCCR_USB_SRC (0x0001)
  233. #define CCM_CDR_LPDIV(x) (((x) & 0x0F) << 8)
  234. #define CCM_CDR_SSIDIV(x) ((x) & 0xFF)
  235. #define CCM_UOCSR_DPPD (0x2000)
  236. #define CCM_UOCSR_DMPD (0x1000)
  237. #define CCM_UOCSR_DRV_VBUS (0x0800)
  238. #define CCM_UOCSR_CRG_VBUS (0x0400)
  239. #define CCM_UOCSR_DCR_VBUS (0x0200)
  240. #define CCM_UOCSR_DPPU (0x0100)
  241. #define CCM_UOCSR_AVLD (0x0080)
  242. #define CCM_UOCSR_BVLD (0x0040)
  243. #define CCM_UOCSR_VVLD (0x0020)
  244. #define CCM_UOCSR_SEND (0x0010)
  245. #define CCM_UOCSR_PWRFLT (0x0008)
  246. #define CCM_UOCSR_WKUP (0x0004)
  247. #define CCM_UOCSR_UOMIE (0x0002)
  248. #define CCM_UOCSR_XPDE (0x0001)
  249. #define CCM_UHCSR_PORTIND(x) (((x) & 0x0003) << 14)
  250. #define CCM_UHCSR_DRV_VBUS (0x0010)
  251. #define CCM_UHCSR_PWRFLT (0x0008)
  252. #define CCM_UHCSR_WKUP (0x0004)
  253. #define CCM_UHCSR_UHMIE (0x0002)
  254. #define CCM_UHCSR_XPDE (0x0001)
  255. #define CCM_CODCR_BGREN (0x8000)
  256. #define CCM_CODCR_REGEN (0x0080)
  257. #define CCM_MISC2_IGNLL (0x0008)
  258. #define CCM_MISC2_DPS (0x0001)
  259. /* *** General Purpose I/O (GPIO) *** */
  260. #define GPIO_PDR_FBCTL ((x) & 0x0F)
  261. #define GPIO_PDR_BE ((x) & 0x0F)
  262. #define GPIO_PDR_CS32 (((x) & 0x03) << 4)
  263. #define GPIO_PDR_CS10 (((x) & 0x03) << 4)
  264. #define GPIO_PDR_DSPI ((x) & 0x7F)
  265. #define GPIO_PDR_FEC0 ((x) & 0x7F)
  266. #define GPIO_PDR_FECI2C ((x) & 0x3F)
  267. #define GPIO_PDR_SIMP1 ((x) & 0x1F)
  268. #define GPIO_PDR_SIMP0 ((x) & 0x1F)
  269. #define GPIO_PDR_TIMER ((x) & 0x0F)
  270. #define GPIO_PDR_UART ((x) & 0x3F)
  271. #define GPIO_PDR_DEBUG (0x01)
  272. #define GPIO_PDR_SDHC ((x) & 0x3F)
  273. #define GPIO_PDR_SSI ((x) & 0x1F)
  274. #define GPIO_PAR_FBCTL_OE (0x80)
  275. #define GPIO_PAR_FBCTL_TA (0x40)
  276. #define GPIO_PAR_FBCTL_RWB (0x20)
  277. #define GPIO_PAR_FBCTL_TS (0x18)
  278. #define GPIO_PAR_BE3 (0x40)
  279. #define GPIO_PAR_BE2 (0x10)
  280. #define GPIO_PAR_BE1 (0x04)
  281. #define GPIO_PAR_BE0 (0x01)
  282. #define GPIO_PAR_CS5 (0x40)
  283. #define GPIO_PAR_CS4 (0x10)
  284. #define GPIO_PAR_CS1_UNMASK (0xF3)
  285. #define GPIO_PAR_CS1_CS1 (0x0C)
  286. #define GPIO_PAR_CS1_SDCS1 (0x08)
  287. #define GPIO_PAR_CS0_UNMASK (0xFC)
  288. #define GPIO_PAR_CS0_CS0 (0x03)
  289. #define GPIO_PAR_CS0_CS4 (0x02)
  290. #define GPIO_PAR_DSPIH_SIN_UNMASK (0x3F)
  291. #define GPIO_PAR_DSPIH_SIN (0xC0)
  292. #define GPIO_PAR_DSPIH_SIN_U2RXD (0x80)
  293. #define GPIO_PAR_DSPIH_SOUT_UNMASK (0xCF)
  294. #define GPIO_PAR_DSPIH_SOUT (0x30)
  295. #define GPIO_PAR_DSPIH_SOUT_U2TXD (0x20)
  296. #define GPIO_PAR_DSPIH_SCK_UNMASK (0xF3)
  297. #define GPIO_PAR_DSPIH_SCK (0x0C)
  298. #define GPIO_PAR_DSPIH_SCK_U2CTS (0x08)
  299. #define GPIO_PAR_DSPIH_PCS0_UNMASK (0xFC)
  300. #define GPIO_PAR_DSPIH_PCS0 (0x03)
  301. #define GPIO_PAR_DSPIH_PCS0_U2RTS (0x02)
  302. #define GPIO_PAR_DSPIL_PCS1_UNMASK (0x3F)
  303. #define GPIO_PAR_DSPIL_PCS1 (0xC0)
  304. #define GPIO_PAR_DSPIL_PCS2_UNMASK (0xCF)
  305. #define GPIO_PAR_DSPIL_PCS2 (0x30)
  306. #define GPIO_PAR_DSPIL_PCS2_USBH_OC (0x20)
  307. #define GPIO_PAR_DSPIL_PCS3_UNMASK (0xF3)
  308. #define GPIO_PAR_DSPIL_PCS3 (0x0C)
  309. #define GPIO_PAR_DSPIL_PCS3_USBH_EN (0x08)
  310. #define GPIO_PAR_FEC1_7W_FEC (0x40)
  311. #define GPIO_PAR_FEC1_RMII_FEC (0x10)
  312. #define GPIO_PAR_FEC0_7W_FEC (0x04)
  313. #define GPIO_PAR_FEC0_RMII_FEC (0x01)
  314. /* GPIO_PAR_FECI2C */
  315. #define GPIO_PAR_FECI2C_RMII0_UNMASK (0x3F)
  316. #define GPIO_PAR_FECI2C_MDC0 (0x80)
  317. #define GPIO_PAR_FECI2C_MDIO0 (0x40)
  318. #define GPIO_PAR_FECI2C_RMII1_UNMASK (0xCF)
  319. #define GPIO_PAR_FECI2C_MDC1 (0x20)
  320. #define GPIO_PAR_FECI2C_MDIO1 (0x10)
  321. #define GPIO_PAR_FECI2C_SDA_UNMASK (0xF3)
  322. #define GPIO_PAR_FECI2C_SDA(x) (((x) & 0x03) << 2)
  323. #define GPIO_PAR_FECI2C_SDA_SDA (0x0C)
  324. #define GPIO_PAR_FECI2C_SDA_U2TXD (0x08)
  325. #define GPIO_PAR_FECI2C_SDA_MDIO1 (0x04)
  326. #define GPIO_PAR_FECI2C_SCL_UNMASK (0xFC)
  327. #define GPIO_PAR_FECI2C_SCL(x) ((x) & 0x03)
  328. #define GPIO_PAR_FECI2C_SCL_SCL (0x03)
  329. #define GPIO_PAR_FECI2C_SCL_U2RXD (0x02)
  330. #define GPIO_PAR_FECI2C_SCL_MDC1 (0x01)
  331. #define GPIO_PAR_IRQ0H_IRQ07_UNMASK (0x3F)
  332. #define GPIO_PAR_IRQ0H_IRQ06_UNMASK (0xCF)
  333. #define GPIO_PAR_IRQ0H_IRQ06_USBCLKIN (0x10)
  334. #define GPIO_PAR_IRQ0H_IRQ04_UNMASK (0xFC)
  335. #define GPIO_PAR_IRQ0H_IRQ04_DREQ0 (0x02)
  336. #define GPIO_PAR_IRQ0L_IRQ01_UNMASK (0xF3)
  337. #define GPIO_PAR_IRQ0L_IRQ01_DREQ1 (0x08)
  338. #define GPIO_PAR_IRQ1H_IRQ17_DDATA3 (0x40)
  339. #define GPIO_PAR_IRQ1H_IRQ16_DDATA2 (0x10)
  340. #define GPIO_PAR_IRQ1H_IRQ15_DDATA1 (0x04)
  341. #define GPIO_PAR_IRQ1H_IRQ14_DDATA0 (0x01)
  342. #define GPIO_PAR_IRQ1L_IRQ13_PST3 (0x40)
  343. #define GPIO_PAR_IRQ1L_IRQ12_PST2 (0x10)
  344. #define GPIO_PAR_IRQ1L_IRQ11_PST1 (0x04)
  345. #define GPIO_PAR_IRQ1L_IRQ10_PST0 (0x01)
  346. #define GPIO_PAR_SIMP1H_DATA1_UNMASK (0x3F)
  347. #define GPIO_PAR_SIMP1H_DATA1_SIMDATA1 (0xC0)
  348. #define GPIO_PAR_SIMP1H_DATA1_SSITXD (0x80)
  349. #define GPIO_PAR_SIMP1H_DATA1_U1TXD (0x40)
  350. #define GPIO_PAR_SIMP1H_VEN1_UNMASK (0xCF)
  351. #define GPIO_PAR_SIMP1H_VEN1_SIMVEN1 (0x30)
  352. #define GPIO_PAR_SIMP1H_VEN1_SSIRXD (0x20)
  353. #define GPIO_PAR_SIMP1H_VEN1_U1RXD (0x10)
  354. #define GPIO_PAR_SIMP1H_RST1_UNMASK (0xF3)
  355. #define GPIO_PAR_SIMP1H_RST1_SIMRST1 (0x0C)
  356. #define GPIO_PAR_SIMP1H_RST1_SSIFS (0x08)
  357. #define GPIO_PAR_SIMP1H_RST1_U1RTS (0x04)
  358. #define GPIO_PAR_SIMP1H_PD1_UNMASK (0xFC)
  359. #define GPIO_PAR_SIMP1H_PD1_SIMPD1 (0x03)
  360. #define GPIO_PAR_SIMP1H_PD1_SSIBCLK (0x02)
  361. #define GPIO_PAR_SIMP1H_PD1_U1CTS (0x01)
  362. #define GPIO_PAR_SIMP1L_CLK_UNMASK (0x3F)
  363. #define GPIO_PAR_SIMP1L_CLK_CLK1 (0xC0)
  364. #define GPIO_PAR_SIMP1L_CLK_SSIMCLK (0x80)
  365. #define GPIO_PAR_SIMP0_DATA0 (0x10)
  366. #define GPIO_PAR_SIMP0_VEN0 (0x08)
  367. #define GPIO_PAR_SIMP0_RST0 (0x04)
  368. #define GPIO_PAR_SIMP0_PD0 (0x02)
  369. #define GPIO_PAR_SIMP0_CLK0 (0x01)
  370. #define GPIO_PAR_TIN3(x) (((x) & 0x03) << 6)
  371. #define GPIO_PAR_TIN2(x) (((x) & 0x03) << 4)
  372. #define GPIO_PAR_TIN1(x) (((x) & 0x03) << 2)
  373. #define GPIO_PAR_TIN0(x) ((x) & 0x03)
  374. #define GPIO_PAR_TIN3_UNMASK (0x3F)
  375. #define GPIO_PAR_TIN3_TIN3 (0xC0)
  376. #define GPIO_PAR_TIN3_TOUT3 (0x80)
  377. #define GPIO_PAR_TIN3_IRQ03 (0x40)
  378. #define GPIO_PAR_TIN2_UNMASK (0xCF)
  379. #define GPIO_PAR_TIN2_TIN2 (0x30)
  380. #define GPIO_PAR_TIN2_TOUT2 (0x20)
  381. #define GPIO_PAR_TIN2_IRQ02 (0x10)
  382. #define GPIO_PAR_TIN1_UNMASK (0xF3)
  383. #define GPIO_PAR_TIN1_TIN1 (0x0C)
  384. #define GPIO_PAR_TIN1_TOUT1 (0x08)
  385. #define GPIO_PAR_TIN1_DACK1 (0x04)
  386. #define GPIO_PAR_TIN0_UNMASK (0xFC)
  387. #define GPIO_PAR_TIN0_TIN0 (0x03)
  388. #define GPIO_PAR_TIN0_TOUT0 (0x02)
  389. #define GPIO_PAR_TIN0_CODEC_ALTCLK (0x01)
  390. #define GPIO_PAR_UART_U2TXD (0x80)
  391. #define GPIO_PAR_UART_U2RXD (0x40)
  392. #define GPIO_PAR_UART_U0TXD (0x20)
  393. #define GPIO_PAR_UART_U0RXD (0x10)
  394. #define GPIO_PAR_UART_RTS0(x) (((x) & 0x03) << 2)
  395. #define GPIO_PAR_UART_CTS0(x) ((x) & 0x03)
  396. #define GPIO_PAR_UART_RTS0_UNMASK (0xF3)
  397. #define GPIO_PAR_UART_RTS0_U0RTS (0x0C)
  398. #define GPIO_PAR_UART_RTS0_USBO_VBOC (0x08)
  399. #define GPIO_PAR_UART_CTS0_UNMASK (0xFC)
  400. #define GPIO_PAR_UART_CTS0_U0CTS (0x03)
  401. #define GPIO_PAR_UART_CTS0_USB0_VBEN (0x02)
  402. #define GPIO_PAR_UART_CTS0_USB_PULLUP (0x01)
  403. #define GPIO_PAR_DEBUG_ALLPST (0x80)
  404. #define GPIO_PAR_SDHC_DATA3 (0x20)
  405. #define GPIO_PAR_SDHC_DATA2 (0x10)
  406. #define GPIO_PAR_SDHC_DATA1 (0x08)
  407. #define GPIO_PAR_SDHC_DATA0 (0x04)
  408. #define GPIO_PAR_SDHC_CMD (0x02)
  409. #define GPIO_PAR_SDHC_CLK (0x01)
  410. #define GPIO_PAR_SSIH_RXD(x) (((x) & 0x03) << 6)
  411. #define GPIO_PAR_SSIH_TXD(x) (((x) & 0x03) << 4)
  412. #define GPIO_PAR_SSIH_FS(x) (((x) & 0x03) << 2)
  413. #define GPIO_PAR_SSIH_MCLK(x) ((x) & 0x03)
  414. #define GPIO_PAR_SSIH_RXD_UNMASK (0x3F)
  415. #define GPIO_PAR_SSIH_RXD_SSIRXD (0xC0)
  416. #define GPIO_PAR_SSIH_RXD_U1RXD (0x40)
  417. #define GPIO_PAR_SSIH_TXD_UNMASK (0xCF)
  418. #define GPIO_PAR_SSIH_TXD_SSIRXD (0x30)
  419. #define GPIO_PAR_SSIH_TXD_U1TXD (0x10)
  420. #define GPIO_PAR_SSIH_FS_UNMASK (0xF3)
  421. #define GPIO_PAR_SSIH_FS_SSIFS (0x0C)
  422. #define GPIO_PAR_SSIH_FS_U1RTS (0x04)
  423. #define GPIO_PAR_SSIH_MCLK_UNMASK (0xFC)
  424. #define GPIO_PAR_SSIH_MCLK_SSIMCLK (0x03)
  425. #define GPIO_PAR_SSIH_MCLK_SSICLKIN (0x01)
  426. #define GPIO_PAR_SSIL_UNMASK (0x3F)
  427. #define GPIO_PAR_SSIL_BCLK (0xC0)
  428. #define GPIO_PAR_SSIL_U1CTS (0x40)
  429. #define GPIO_MSCR_MSCR1(x) (((x) & 0x07) << 5)
  430. #define GPIO_MSCR_MSCR2(x) (((x) & 0x07) << 5)
  431. #define GPIO_MSCR_MSCR3(x) (((x) & 0x07) << 5)
  432. #define GPIO_MSCR_MSCR4(x) (((x) & 0x07) << 5)
  433. #define GPIO_MSCR_MSCRn_UNMASK (0x1F)
  434. #define GPIO_MSCR_MSCRn_SDR (0xE0)
  435. #define GPIO_MSCR_MSCRn_25VDDR (0x60)
  436. #define GPIO_MSCR_MSCRn_18VDDR_FULL (0x20)
  437. #define GPIO_MSCR_MSCRn_18VDDR_HALF (0x00)
  438. #define GPIO_MSCR_MSCR5(x) (((x) & 0x07) << 2)
  439. #define GPIO_MSCR_MSCR5_UNMASK (0xE3)
  440. #define GPIO_MSCR_MSCR5_SDR (0x1C)
  441. #define GPIO_MSCR_MSCR5_25VDDR (0x0C)
  442. #define GPIO_MSCR_MSCR5_18VDDR_FULL (0x04)
  443. #define GPIO_MSCR_MSCR5_18VDDR_HALF (0x00)
  444. #define GPIO_SRCR_DSPI_UNMASK (0xFC)
  445. #define GPIO_SRCR_DSPI(x) ((x) & 0x03)
  446. #define GPIO_SRCR_I2C_UNMASK (0xFC)
  447. #define GPIO_SRCR_I2C(x) ((x) & 0x03)
  448. #define GPIO_SRCR_IRQ_IRQ0_UNMASK (0xF3)
  449. #define GPIO_SRCR_IRQ_IRQ0(x) (((x) & 0x03) << 2)
  450. #define GPIO_SRCR_IRQ_IRQ1DBG_UNMASK (0xFC)
  451. #define GPIO_SRCR_IRQ_IRQ1DBG(x) ((x) & 0x03)
  452. #define GPIO_SRCR_SIM_SIMP0_UNMASK (0xF3)
  453. #define GPIO_SRCR_SIM_SIMP0(x) (((x) & 0x03) << 2)
  454. #define GPIO_SRCR_SIM_SIMP1_UNMASK (0xFC)
  455. #define GPIO_SRCR_SIM_SIMP1(x) ((x) & 0x03)
  456. #define GPIO_SRCR_TIMER_UNMASK (0xFC)
  457. #define GPIO_SRCR_TIMER(x) ((x) & 0x03)
  458. #define GPIO_SRCR_UART2_UNMASK (0xF3)
  459. #define GPIO_SRCR_UART2(x) (((x) & 0x03) << 2)
  460. #define GPIO_SRCR_UART0_UNMASK (0xFC)
  461. #define GPIO_SRCR_UART0(x) ((x) & 0x03)
  462. #define GPIO_SRCR_SDHC_UNMASK (0xFC)
  463. #define GPIO_SRCR_SDHC(x) ((x) & 0x03)
  464. #define GPIO_SRCR_SSI_UNMASK (0xFC)
  465. #define GPIO_SRCR_SSI(x) ((x) & 0x03)
  466. #define SRCR_HIGHEST (0x03)
  467. #define SRCR_HIGH (0x02)
  468. #define SRCR_LOW (0x01)
  469. #define SRCR_LOWEST (0x00)
  470. #define GPIO_DSCR_FEC_RMIICLK_UNMASK (0xCF)
  471. #define GPIO_DSCR_FEC_RMIICLK(x) (((x) & 0x03) << 4)
  472. #define GPIO_DSCR_FEC_RMII0_UNMASK (0xF3)
  473. #define GPIO_DSCR_FEC_RMII0(x) (((x) & 0x03) << 2)
  474. #define GPIO_DSCR_FEC_RMII1_UNMASK (0xFC)
  475. #define GPIO_DSCR_FEC_RMII1(x) ((x) & 0x03)
  476. #define DSCR_50PF (0x03)
  477. #define DSCR_30PF (0x02)
  478. #define DSCR_20PF (0x01)
  479. #define DSCR_10PF (0x00)
  480. #define GPIO_PCRH_DSPI_PCS0_PULLUP_EN (0x80)
  481. #define GPIO_PCRH_SIM_VEN1_PULLUP_EN (0x40)
  482. #define GPIO_PCRH_SIM_VEN1_PULLUP (0x20)
  483. #define GPIO_PCRH_SIM_DATA1_PULLUP_EN (0x10)
  484. #define GPIO_PCRH_SIM_DATA1_PULLUP (0x08)
  485. #define GPIO_PCRH_SSI_PULLUP_EN (0x02)
  486. #define GPIO_PCRH_SSI_PULLUP (0x01)
  487. #define GPIO_PCRL_SDHC_DATA3_PULLUP_EN (0x80)
  488. #define GPIO_PCRL_SDHC_DATA3_PULLUP (0x40)
  489. #define GPIO_PCRL_SDHC_DATA2_PULLUP_EN (0x20)
  490. #define GPIO_PCRL_SDHC_DATA1_PULLUP_EN (0x10)
  491. #define GPIO_PCRL_SDHC_DATA0_PULLUP_EN (0x08)
  492. #define GPIO_PCRL_SDHC_CMD_PULLUP_EN (0x04)
  493. /* *** Phase Locked Loop (PLL) *** */
  494. #define PLL_PCR_LOC_IRQ (0x00040000)
  495. #define PLL_PCR_LOC_RE (0x00020000)
  496. #define PLL_PCR_LOC_EN (0x00010000)
  497. #define PLL_PCR_LOL_IRQ (0x00004000)
  498. #define PLL_PCR_LOL_RE (0x00002000)
  499. #define PLL_PCR_LOL_EN (0x00001000)
  500. #define PLL_PCR_REFDIV_UNMASK (0xFFFFF8FF)
  501. #define PLL_PCR_REFDIV(x) (((x) & 0x07) << 8)
  502. #define PLL_PCR_FBDIV_UNMASK (0xFFFFFFC0)
  503. #define PLL_PCR_FBDIV(x) ((x) & 0x3F)
  504. #define PLL_PDR_OUTDIV4_UNMASK (0x0FFF)
  505. #define PLL_PDR_OUTDIV4(x) (((x) & 0x0000000F) << 12)
  506. #define PLL_PDR_OUTDIV3_UNMASK (0xF0FF)
  507. #define PLL_PDR_OUTDIV3(x) (((x) & 0x0000000F) << 8)
  508. #define PLL_PDR_OUTDIV2_UNMASK (0xFF0F)
  509. #define PLL_PDR_OUTDIV2(x) (((x) & 0x0000000F) << 4)
  510. #define PLL_PDR_OUTDIV1_UNMASK (0xFFF0)
  511. #define PLL_PDR_OUTDIV1(x) ((x) & 0x0000000F)
  512. #define PLL_PDR_USB(x) PLL_PDR_OUTDIV4(x)
  513. #define PLL_PDR_SDRAM(x) PLL_PDR_OUTDIV3(x)
  514. #define PLL_PDR_FB(x) PLL_PDR_OUTDIV2(x)
  515. #define PLL_PDR_CPU(x) PLL_PDR_OUTDIV1(x)
  516. #define PLL_PSR_LOCF (0x00000200)
  517. #define PLL_PSR_LOC (0x00000100)
  518. #define PLL_PSR_LOLF (0x00000040)
  519. #define PLL_PSR_LOCKS (0x00000020)
  520. #define PLL_PSR_LOCK (0x00000010)
  521. #define PLL_PSR_MODE(x) ((x) & 0x07)
  522. /* *** Real Time Clock *** */
  523. #define RTC_OCEN_OSCBYP (0x00000010)
  524. #define RTC_OCEN_CLKEN (0x00000008)
  525. /* SDRAM */
  526. #define SDRAMC_SDCR_CKE (0x40000000)
  527. #define SDRAMC_SDCR_REF (0x10000000)
  528. #endif /* m5301x_h */