da830_pinmux.c 4.2 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139
  1. /*
  2. * Pinmux configurations for the DA830 SoCs
  3. *
  4. * Copyright (C) 2013 Texas Instruments Incorporated - http://www.ti.com/
  5. *
  6. * SPDX-License-Identifier: GPL-2.0+
  7. */
  8. #include <common.h>
  9. #include <asm/arch/davinci_misc.h>
  10. #include <asm/arch/hardware.h>
  11. #include <asm/arch/pinmux_defs.h>
  12. /* SPI0 pin muxer settings */
  13. const struct pinmux_config spi0_pins_base[] = {
  14. { pinmux(7), 1, 3 }, /* SPI0_SOMI */
  15. { pinmux(7), 1, 4 }, /* SPI0_SIMO */
  16. { pinmux(7), 1, 6 } /* SPI0_CLK */
  17. };
  18. const struct pinmux_config spi0_pins_scs0[] = {
  19. { pinmux(7), 1, 7 } /* SPI0_SCS[0] */
  20. };
  21. const struct pinmux_config spi0_pins_ena[] = {
  22. { pinmux(7), 1, 5 } /* SPI0_ENA */
  23. };
  24. /* NAND pin muxer settings */
  25. const struct pinmux_config emifa_pins_cs0[] = {
  26. { pinmux(18), 1, 2 } /* EMA_CS[0] */
  27. };
  28. const struct pinmux_config emifa_pins_cs2[] = {
  29. { pinmux(18), 1, 3 } /* EMA_CS[2] */
  30. };
  31. const struct pinmux_config emifa_pins_cs3[] = {
  32. { pinmux(18), 1, 4 } /* EMA_CS[3] */
  33. };
  34. #ifdef CONFIG_USE_NAND
  35. const struct pinmux_config emifa_pins[] = {
  36. { pinmux(13), 1, 6 }, /* EMA_D[0] */
  37. { pinmux(13), 1, 7 }, /* EMA_D[1] */
  38. { pinmux(14), 1, 0 }, /* EMA_D[2] */
  39. { pinmux(14), 1, 1 }, /* EMA_D[3] */
  40. { pinmux(14), 1, 2 }, /* EMA_D[4] */
  41. { pinmux(14), 1, 3 }, /* EMA_D[5] */
  42. { pinmux(14), 1, 4 }, /* EMA_D[6] */
  43. { pinmux(14), 1, 5 }, /* EMA_D[7] */
  44. { pinmux(14), 1, 6 }, /* EMA_D[8] */
  45. { pinmux(14), 1, 7 }, /* EMA_D[9] */
  46. { pinmux(15), 1, 0 }, /* EMA_D[10] */
  47. { pinmux(15), 1, 1 }, /* EMA_D[11] */
  48. { pinmux(15), 1, 2 }, /* EMA_D[12] */
  49. { pinmux(15), 1, 3 }, /* EMA_D[13] */
  50. { pinmux(15), 1, 4 }, /* EMA_D[14] */
  51. { pinmux(15), 1, 5 }, /* EMA_D[15] */
  52. { pinmux(15), 1, 6 }, /* EMA_A[0] */
  53. { pinmux(15), 1, 7 }, /* EMA_A[1] */
  54. { pinmux(16), 1, 0 }, /* EMA_A[2] */
  55. { pinmux(16), 1, 1 }, /* EMA_A[3] */
  56. { pinmux(16), 1, 2 }, /* EMA_A[4] */
  57. { pinmux(16), 1, 3 }, /* EMA_A[5] */
  58. { pinmux(16), 1, 4 }, /* EMA_A[6] */
  59. { pinmux(16), 1, 5 }, /* EMA_A[7] */
  60. { pinmux(16), 1, 6 }, /* EMA_A[8] */
  61. { pinmux(16), 1, 7 }, /* EMA_A[9] */
  62. { pinmux(17), 1, 0 }, /* EMA_A[10] */
  63. { pinmux(17), 1, 1 }, /* EMA_A[11] */
  64. { pinmux(17), 1, 2 }, /* EMA_A[12] */
  65. { pinmux(17), 1, 3 }, /* EMA_BA[1] */
  66. { pinmux(17), 1, 4 }, /* EMA_BA[0] */
  67. { pinmux(17), 1, 5 }, /* EMA_CLK */
  68. { pinmux(17), 1, 6 }, /* EMA_SDCKE */
  69. { pinmux(17), 1, 7 }, /* EMA_CAS */
  70. { pinmux(18), 1, 0 }, /* EMA_CAS */
  71. { pinmux(18), 1, 1 }, /* EMA_WE */
  72. { pinmux(18), 1, 5 }, /* EMA_OE */
  73. { pinmux(18), 1, 6 }, /* EMA_WE_DQM[1] */
  74. { pinmux(18), 1, 7 }, /* EMA_WE_DQM[0] */
  75. { pinmux(10), 1, 0 } /* Tristate */
  76. };
  77. #endif
  78. /* EMAC PHY interface pins */
  79. const struct pinmux_config emac_pins_rmii[] = {
  80. { pinmux(10), 2, 1 }, /* RMII_TXD[0] */
  81. { pinmux(10), 2, 2 }, /* RMII_TXD[1] */
  82. { pinmux(10), 2, 3 }, /* RMII_TXEN */
  83. { pinmux(10), 2, 4 }, /* RMII_CRS_DV */
  84. { pinmux(10), 2, 5 }, /* RMII_RXD[0] */
  85. { pinmux(10), 2, 6 }, /* RMII_RXD[1] */
  86. { pinmux(10), 2, 7 } /* RMII_RXER */
  87. };
  88. const struct pinmux_config emac_pins_mdio[] = {
  89. { pinmux(11), 2, 0 }, /* MDIO_CLK */
  90. { pinmux(11), 2, 1 } /* MDIO_D */
  91. };
  92. const struct pinmux_config emac_pins_rmii_clk_source[] = {
  93. { pinmux(9), 0, 5 } /* ref.clk from external source */
  94. };
  95. /* UART2 pin muxer settings */
  96. const struct pinmux_config uart2_pins_txrx[] = {
  97. { pinmux(8), 2, 7 }, /* UART2_RXD */
  98. { pinmux(9), 2, 0 } /* UART2_TXD */
  99. };
  100. /* I2C0 pin muxer settings */
  101. const struct pinmux_config i2c0_pins[] = {
  102. { pinmux(8), 2, 3 }, /* I2C0_SDA */
  103. { pinmux(8), 2, 4 } /* I2C0_SCL */
  104. };
  105. /* USB0_DRVVBUS pin muxer settings */
  106. const struct pinmux_config usb_pins[] = {
  107. { pinmux(9), 1, 1 } /* USB0_DRVVBUS */
  108. };
  109. #ifdef CONFIG_DAVINCI_MMC
  110. /* MMC0 pin muxer settings */
  111. const struct pinmux_config mmc0_pins_8bit[] = {
  112. { pinmux(15), 2, 7 }, /* MMCSD0_CLK */
  113. { pinmux(16), 2, 0 }, /* MMCSD0_CMD */
  114. { pinmux(13), 2, 6 }, /* MMCSD0_DAT_0 */
  115. { pinmux(13), 2, 7 }, /* MMCSD0_DAT_1 */
  116. { pinmux(14), 2, 0 }, /* MMCSD0_DAT_2 */
  117. { pinmux(14), 2, 1 }, /* MMCSD0_DAT_3 */
  118. { pinmux(14), 2, 2 }, /* MMCSD0_DAT_4 */
  119. { pinmux(14), 2, 3 }, /* MMCSD0_DAT_5 */
  120. { pinmux(14), 2, 4 }, /* MMCSD0_DAT_6 */
  121. { pinmux(14), 2, 5 } /* MMCSD0_DAT_7 */
  122. /* DA830 supports 8-bit mode */
  123. };
  124. #endif