m5441xsim.h 8.3 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217218219220221222223224225226227228229230231232233234235236237238239240241242243244245246247248249250251252253254255256257258259260261262263264265266267268269270271272273274275276277278279280
  1. /*
  2. * m5441xsim.h -- Coldfire 5441x register definitions
  3. *
  4. * (C) Copyright 2012, Steven King <sfking@fdwdc.com>
  5. */
  6. #ifndef m5441xsim_h
  7. #define m5441xsim_h
  8. #define CPU_NAME "COLDFIRE(m5441x)"
  9. #define CPU_INSTR_PER_JIFFY 2
  10. #define MCF_BUSCLK (MCF_CLK / 2)
  11. #define MACHINE MACH_M5441X
  12. #define FPUTYPE 0
  13. #define IOMEMBASE 0xe0000000
  14. #define IOMEMSIZE 0x20000000
  15. #include <asm/m54xxacr.h>
  16. /*
  17. * Reset Controller Module.
  18. */
  19. #define MCF_RCR 0xec090000
  20. #define MCF_RSR 0xec090001
  21. #define MCF_RCR_SWRESET 0x80 /* Software reset bit */
  22. #define MCF_RCR_FRCSTOUT 0x40 /* Force external reset */
  23. /*
  24. * Interrupt Controller Modules.
  25. */
  26. /* the 5441x have 3 interrupt controllers, each control 64 interrupts */
  27. #define MCFINT_VECBASE 64
  28. #define MCFINT0_VECBASE MCFINT_VECBASE
  29. #define MCFINT1_VECBASE (MCFINT0_VECBASE + 64)
  30. #define MCFINT2_VECBASE (MCFINT1_VECBASE + 64)
  31. /* interrupt controller 0 */
  32. #define MCFINTC0_SIMR 0xfc04801c
  33. #define MCFINTC0_CIMR 0xfc04801d
  34. #define MCFINTC0_ICR0 0xfc048040
  35. /* interrupt controller 1 */
  36. #define MCFINTC1_SIMR 0xfc04c01c
  37. #define MCFINTC1_CIMR 0xfc04c01d
  38. #define MCFINTC1_ICR0 0xfc04c040
  39. /* interrupt controller 2 */
  40. #define MCFINTC2_SIMR 0xfc05001c
  41. #define MCFINTC2_CIMR 0xfc05001d
  42. #define MCFINTC2_ICR0 0xfc050040
  43. /* on interrupt controller 0 */
  44. #define MCFINT0_EPORT0 1
  45. #define MCFINT0_UART0 26
  46. #define MCFINT0_UART1 27
  47. #define MCFINT0_UART2 28
  48. #define MCFINT0_UART3 29
  49. #define MCFINT0_I2C0 30
  50. #define MCFINT0_DSPI0 31
  51. #define MCFINT0_TIMER0 32
  52. #define MCFINT0_TIMER1 33
  53. #define MCFINT0_TIMER2 34
  54. #define MCFINT0_TIMER3 35
  55. #define MCFINT0_FECRX0 36
  56. #define MCFINT0_FECTX0 40
  57. #define MCFINT0_FECENTC0 42
  58. #define MCFINT0_FECRX1 49
  59. #define MCFINT0_FECTX1 53
  60. #define MCFINT0_FECENTC1 55
  61. /* on interrupt controller 1 */
  62. #define MCFINT1_UART4 48
  63. #define MCFINT1_UART5 49
  64. #define MCFINT1_UART6 50
  65. #define MCFINT1_UART7 51
  66. #define MCFINT1_UART8 52
  67. #define MCFINT1_UART9 53
  68. #define MCFINT1_DSPI1 54
  69. #define MCFINT1_DSPI2 55
  70. #define MCFINT1_DSPI3 56
  71. #define MCFINT1_I2C1 57
  72. #define MCFINT1_I2C2 58
  73. #define MCFINT1_I2C3 59
  74. #define MCFINT1_I2C4 60
  75. #define MCFINT1_I2C5 61
  76. /* on interrupt controller 2 */
  77. #define MCFINT2_PIT0 13
  78. #define MCFINT2_PIT1 14
  79. #define MCFINT2_PIT2 15
  80. #define MCFINT2_PIT3 16
  81. #define MCFINT2_RTC 26
  82. /*
  83. * PIT timer module.
  84. */
  85. #define MCFPIT_BASE0 0xFC080000 /* Base address of TIMER0 */
  86. #define MCFPIT_BASE1 0xFC084000 /* Base address of TIMER1 */
  87. #define MCFPIT_BASE2 0xFC088000 /* Base address of TIMER2 */
  88. #define MCFPIT_BASE3 0xFC08C000 /* Base address of TIMER3 */
  89. #define MCF_IRQ_PIT1 (MCFINT2_VECBASE + MCFINT2_PIT1)
  90. /*
  91. * Power Management
  92. */
  93. #define MCFPM_WCR 0xfc040013
  94. #define MCFPM_PPMSR0 0xfc04002c
  95. #define MCFPM_PPMCR0 0xfc04002d
  96. #define MCFPM_PPMSR1 0xfc04002e
  97. #define MCFPM_PPMCR1 0xfc04002f
  98. #define MCFPM_PPMHR0 0xfc040030
  99. #define MCFPM_PPMLR0 0xfc040034
  100. #define MCFPM_PPMHR1 0xfc040038
  101. #define MCFPM_PPMLR1 0xfc04003c
  102. #define MCFPM_LPCR 0xec090007
  103. /*
  104. * UART module.
  105. */
  106. #define MCFUART_BASE0 0xfc060000 /* Base address of UART0 */
  107. #define MCFUART_BASE1 0xfc064000 /* Base address of UART1 */
  108. #define MCFUART_BASE2 0xfc068000 /* Base address of UART2 */
  109. #define MCFUART_BASE3 0xfc06c000 /* Base address of UART3 */
  110. #define MCFUART_BASE4 0xec060000 /* Base address of UART4 */
  111. #define MCFUART_BASE5 0xec064000 /* Base address of UART5 */
  112. #define MCFUART_BASE6 0xec068000 /* Base address of UART6 */
  113. #define MCFUART_BASE7 0xec06c000 /* Base address of UART7 */
  114. #define MCFUART_BASE8 0xec070000 /* Base address of UART8 */
  115. #define MCFUART_BASE9 0xec074000 /* Base address of UART9 */
  116. #define MCF_IRQ_UART0 (MCFINT0_VECBASE + MCFINT0_UART0)
  117. #define MCF_IRQ_UART1 (MCFINT0_VECBASE + MCFINT0_UART1)
  118. #define MCF_IRQ_UART2 (MCFINT0_VECBASE + MCFINT0_UART2)
  119. #define MCF_IRQ_UART3 (MCFINT0_VECBASE + MCFINT0_UART3)
  120. #define MCF_IRQ_UART4 (MCFINT1_VECBASE + MCFINT1_UART4)
  121. #define MCF_IRQ_UART5 (MCFINT1_VECBASE + MCFINT1_UART5)
  122. #define MCF_IRQ_UART6 (MCFINT1_VECBASE + MCFINT1_UART6)
  123. #define MCF_IRQ_UART7 (MCFINT1_VECBASE + MCFINT1_UART7)
  124. #define MCF_IRQ_UART8 (MCFINT1_VECBASE + MCFINT1_UART8)
  125. #define MCF_IRQ_UART9 (MCFINT1_VECBASE + MCFINT1_UART9)
  126. /*
  127. * FEC modules.
  128. */
  129. #define MCFFEC_BASE0 0xfc0d4000
  130. #define MCFFEC_SIZE0 0x800
  131. #define MCF_IRQ_FECRX0 (MCFINT0_VECBASE + MCFINT0_FECRX0)
  132. #define MCF_IRQ_FECTX0 (MCFINT0_VECBASE + MCFINT0_FECTX0)
  133. #define MCF_IRQ_FECENTC0 (MCFINT0_VECBASE + MCFINT0_FECENTC0)
  134. #define MCFFEC_BASE1 0xfc0d8000
  135. #define MCFFEC_SIZE1 0x800
  136. #define MCF_IRQ_FECRX1 (MCFINT0_VECBASE + MCFINT0_FECRX1)
  137. #define MCF_IRQ_FECTX1 (MCFINT0_VECBASE + MCFINT0_FECTX1)
  138. #define MCF_IRQ_FECENTC1 (MCFINT0_VECBASE + MCFINT0_FECENTC1)
  139. /*
  140. * I2C modules.
  141. */
  142. #define MCFI2C_BASE0 0xfc058000
  143. #define MCFI2C_SIZE0 0x20
  144. #define MCFI2C_BASE1 0xfc038000
  145. #define MCFI2C_SIZE1 0x20
  146. #define MCFI2C_BASE2 0xec010000
  147. #define MCFI2C_SIZE2 0x20
  148. #define MCFI2C_BASE3 0xec014000
  149. #define MCFI2C_SIZE3 0x20
  150. #define MCFI2C_BASE4 0xec018000
  151. #define MCFI2C_SIZE4 0x20
  152. #define MCFI2C_BASE5 0xec01c000
  153. #define MCFI2C_SIZE5 0x20
  154. #define MCF_IRQ_I2C0 (MCFINT0_VECBASE + MCFINT0_I2C0)
  155. #define MCF_IRQ_I2C1 (MCFINT1_VECBASE + MCFINT1_I2C1)
  156. #define MCF_IRQ_I2C2 (MCFINT1_VECBASE + MCFINT1_I2C2)
  157. #define MCF_IRQ_I2C3 (MCFINT1_VECBASE + MCFINT1_I2C3)
  158. #define MCF_IRQ_I2C4 (MCFINT1_VECBASE + MCFINT1_I2C4)
  159. #define MCF_IRQ_I2C5 (MCFINT1_VECBASE + MCFINT1_I2C5)
  160. /*
  161. * EPORT Module.
  162. */
  163. #define MCFEPORT_EPPAR 0xfc090000
  164. #define MCFEPORT_EPIER 0xfc090003
  165. #define MCFEPORT_EPFR 0xfc090006
  166. /*
  167. * RTC Module.
  168. */
  169. #define MCFRTC_BASE 0xfc0a8000
  170. #define MCFRTC_SIZE (0xfc0a8840 - 0xfc0a8000)
  171. #define MCF_IRQ_RTC (MCFINT2_VECBASE + MCFINT2_RTC)
  172. /*
  173. * GPIO Module.
  174. */
  175. #define MCFGPIO_PODR_A 0xec094000
  176. #define MCFGPIO_PODR_B 0xec094001
  177. #define MCFGPIO_PODR_C 0xec094002
  178. #define MCFGPIO_PODR_D 0xec094003
  179. #define MCFGPIO_PODR_E 0xec094004
  180. #define MCFGPIO_PODR_F 0xec094005
  181. #define MCFGPIO_PODR_G 0xec094006
  182. #define MCFGPIO_PODR_H 0xec094007
  183. #define MCFGPIO_PODR_I 0xec094008
  184. #define MCFGPIO_PODR_J 0xec094009
  185. #define MCFGPIO_PODR_K 0xec09400a
  186. #define MCFGPIO_PDDR_A 0xec09400c
  187. #define MCFGPIO_PDDR_B 0xec09400d
  188. #define MCFGPIO_PDDR_C 0xec09400e
  189. #define MCFGPIO_PDDR_D 0xec09400f
  190. #define MCFGPIO_PDDR_E 0xec094010
  191. #define MCFGPIO_PDDR_F 0xec094011
  192. #define MCFGPIO_PDDR_G 0xec094012
  193. #define MCFGPIO_PDDR_H 0xec094013
  194. #define MCFGPIO_PDDR_I 0xec094014
  195. #define MCFGPIO_PDDR_J 0xec094015
  196. #define MCFGPIO_PDDR_K 0xec094016
  197. #define MCFGPIO_PPDSDR_A 0xec094018
  198. #define MCFGPIO_PPDSDR_B 0xec094019
  199. #define MCFGPIO_PPDSDR_C 0xec09401a
  200. #define MCFGPIO_PPDSDR_D 0xec09401b
  201. #define MCFGPIO_PPDSDR_E 0xec09401c
  202. #define MCFGPIO_PPDSDR_F 0xec09401d
  203. #define MCFGPIO_PPDSDR_G 0xec09401e
  204. #define MCFGPIO_PPDSDR_H 0xec09401f
  205. #define MCFGPIO_PPDSDR_I 0xec094020
  206. #define MCFGPIO_PPDSDR_J 0xec094021
  207. #define MCFGPIO_PPDSDR_K 0xec094022
  208. #define MCFGPIO_PCLRR_A 0xec094024
  209. #define MCFGPIO_PCLRR_B 0xec094025
  210. #define MCFGPIO_PCLRR_C 0xec094026
  211. #define MCFGPIO_PCLRR_D 0xec094027
  212. #define MCFGPIO_PCLRR_E 0xec094028
  213. #define MCFGPIO_PCLRR_F 0xec094029
  214. #define MCFGPIO_PCLRR_G 0xec09402a
  215. #define MCFGPIO_PCLRR_H 0xec09402b
  216. #define MCFGPIO_PCLRR_I 0xec09402c
  217. #define MCFGPIO_PCLRR_J 0xec09402d
  218. #define MCFGPIO_PCLRR_K 0xec09402e
  219. #define MCFGPIO_PAR_FBCTL 0xec094048
  220. #define MCFGPIO_PAR_BE 0xec094049
  221. #define MCFGPIO_PAR_CS 0xec09404a
  222. #define MCFGPIO_PAR_CANI2C 0xec09404b
  223. #define MCFGPIO_PAR_IRQ0H 0xec09404c
  224. #define MCFGPIO_PAR_IRQ0L 0xec09404d
  225. #define MCFGPIO_PAR_DSPIOWH 0xec09404e
  226. #define MCFGPIO_PAR_DSPIOWL 0xec09404f
  227. #define MCFGPIO_PAR_TIMER 0xec094050
  228. #define MCFGPIO_PAR_UART2 0xec094051
  229. #define MCFGPIO_PAR_UART1 0xec094052
  230. #define MCFGPIO_PAR_UART0 0xec094053
  231. #define MCFGPIO_PAR_SDHCH 0xec094054
  232. #define MCFGPIO_PAR_SDHCL 0xec094055
  233. #define MCFGPIO_PAR_SIMP0H 0xec094056
  234. #define MCFGPIO_PAR_SIMP0L 0xec094057
  235. #define MCFGPIO_PAR_SSI0H 0xec094058
  236. #define MCFGPIO_PAR_SSI0L 0xec094059
  237. #define MCFGPIO_PAR_DEBUGH1 0xec09405a
  238. #define MCFGPIO_PAR_DEBUGH0 0xec09405b
  239. #define MCFGPIO_PAR_DEBUGl 0xec09405c
  240. #define MCFGPIO_PAR_FEC 0xec09405e
  241. /* generalization for generic gpio support */
  242. #define MCFGPIO_PODR MCFGPIO_PODR_A
  243. #define MCFGPIO_PDDR MCFGPIO_PDDR_A
  244. #define MCFGPIO_PPDR MCFGPIO_PPDSDR_A
  245. #define MCFGPIO_SETR MCFGPIO_PPDSDR_A
  246. #define MCFGPIO_CLRR MCFGPIO_PCLRR_A
  247. #define MCFGPIO_IRQ_MIN 17
  248. #define MCFGPIO_IRQ_MAX 24
  249. #define MCFGPIO_IRQ_VECBASE (MCFINT_VECBASE - MCFGPIO_IRQ_MIN)
  250. #define MCFGPIO_PIN_MAX 87
  251. #endif /* m5441xsim_h */