m528xsim.h 9.1 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217218219220221222223224225226227228229230231232233234235236237238239240241242243244245246
  1. /****************************************************************************/
  2. /*
  3. * m528xsim.h -- ColdFire 5280/5282 System Integration Module support.
  4. *
  5. * (C) Copyright 2003, Greg Ungerer (gerg@snapgear.com)
  6. */
  7. /****************************************************************************/
  8. #ifndef m528xsim_h
  9. #define m528xsim_h
  10. /****************************************************************************/
  11. #define CPU_NAME "COLDFIRE(m528x)"
  12. #define CPU_INSTR_PER_JIFFY 3
  13. #define MCF_BUSCLK MCF_CLK
  14. #include <asm/m52xxacr.h>
  15. /*
  16. * Define the 5280/5282 SIM register set addresses.
  17. */
  18. #define MCFICM_INTC0 (MCF_IPSBAR + 0x0c00) /* Base for Interrupt Ctrl 0 */
  19. #define MCFICM_INTC1 (MCF_IPSBAR + 0x0d00) /* Base for Interrupt Ctrl 0 */
  20. #define MCFINTC_IPRH 0x00 /* Interrupt pending 32-63 */
  21. #define MCFINTC_IPRL 0x04 /* Interrupt pending 1-31 */
  22. #define MCFINTC_IMRH 0x08 /* Interrupt mask 32-63 */
  23. #define MCFINTC_IMRL 0x0c /* Interrupt mask 1-31 */
  24. #define MCFINTC_INTFRCH 0x10 /* Interrupt force 32-63 */
  25. #define MCFINTC_INTFRCL 0x14 /* Interrupt force 1-31 */
  26. #define MCFINTC_IRLR 0x18 /* */
  27. #define MCFINTC_IACKL 0x19 /* */
  28. #define MCFINTC_ICR0 0x40 /* Base ICR register */
  29. #define MCFINT_VECBASE 64 /* Vector base number */
  30. #define MCFINT_UART0 13 /* Interrupt number for UART0 */
  31. #define MCFINT_UART1 14 /* Interrupt number for UART1 */
  32. #define MCFINT_UART2 15 /* Interrupt number for UART2 */
  33. #define MCFINT_QSPI 18 /* Interrupt number for QSPI */
  34. #define MCFINT_FECRX0 23 /* Interrupt number for FEC */
  35. #define MCFINT_FECTX0 27 /* Interrupt number for FEC */
  36. #define MCFINT_FECENTC0 29 /* Interrupt number for FEC */
  37. #define MCFINT_PIT1 55 /* Interrupt number for PIT1 */
  38. #define MCF_IRQ_UART0 (MCFINT_VECBASE + MCFINT_UART0)
  39. #define MCF_IRQ_UART1 (MCFINT_VECBASE + MCFINT_UART1)
  40. #define MCF_IRQ_UART2 (MCFINT_VECBASE + MCFINT_UART2)
  41. #define MCF_IRQ_FECRX0 (MCFINT_VECBASE + MCFINT_FECRX0)
  42. #define MCF_IRQ_FECTX0 (MCFINT_VECBASE + MCFINT_FECTX0)
  43. #define MCF_IRQ_FECENTC0 (MCFINT_VECBASE + MCFINT_FECENTC0)
  44. #define MCF_IRQ_QSPI (MCFINT_VECBASE + MCFINT_QSPI)
  45. #define MCF_IRQ_PIT1 (MCFINT_VECBASE + MCFINT_PIT1)
  46. /*
  47. * SDRAM configuration registers.
  48. */
  49. #define MCFSIM_DCR (MCF_IPSBAR + 0x00000044) /* Control */
  50. #define MCFSIM_DACR0 (MCF_IPSBAR + 0x00000048) /* Base address 0 */
  51. #define MCFSIM_DMR0 (MCF_IPSBAR + 0x0000004c) /* Address mask 0 */
  52. #define MCFSIM_DACR1 (MCF_IPSBAR + 0x00000050) /* Base address 1 */
  53. #define MCFSIM_DMR1 (MCF_IPSBAR + 0x00000054) /* Address mask 1 */
  54. /*
  55. * DMA unit base addresses.
  56. */
  57. #define MCFDMA_BASE0 (MCF_IPSBAR + 0x00000100)
  58. #define MCFDMA_BASE1 (MCF_IPSBAR + 0x00000140)
  59. #define MCFDMA_BASE2 (MCF_IPSBAR + 0x00000180)
  60. #define MCFDMA_BASE3 (MCF_IPSBAR + 0x000001C0)
  61. /*
  62. * UART module.
  63. */
  64. #define MCFUART_BASE0 (MCF_IPSBAR + 0x00000200)
  65. #define MCFUART_BASE1 (MCF_IPSBAR + 0x00000240)
  66. #define MCFUART_BASE2 (MCF_IPSBAR + 0x00000280)
  67. /*
  68. * FEC ethernet module.
  69. */
  70. #define MCFFEC_BASE0 (MCF_IPSBAR + 0x00001000)
  71. #define MCFFEC_SIZE0 0x800
  72. /*
  73. * QSPI module.
  74. */
  75. #define MCFQSPI_BASE (MCF_IPSBAR + 0x340)
  76. #define MCFQSPI_SIZE 0x40
  77. #define MCFQSPI_CS0 147
  78. #define MCFQSPI_CS1 148
  79. #define MCFQSPI_CS2 149
  80. #define MCFQSPI_CS3 150
  81. /*
  82. * GPIO registers
  83. */
  84. #define MCFGPIO_PODR_A (MCF_IPSBAR + 0x00100000)
  85. #define MCFGPIO_PODR_B (MCF_IPSBAR + 0x00100001)
  86. #define MCFGPIO_PODR_C (MCF_IPSBAR + 0x00100002)
  87. #define MCFGPIO_PODR_D (MCF_IPSBAR + 0x00100003)
  88. #define MCFGPIO_PODR_E (MCF_IPSBAR + 0x00100004)
  89. #define MCFGPIO_PODR_F (MCF_IPSBAR + 0x00100005)
  90. #define MCFGPIO_PODR_G (MCF_IPSBAR + 0x00100006)
  91. #define MCFGPIO_PODR_H (MCF_IPSBAR + 0x00100007)
  92. #define MCFGPIO_PODR_J (MCF_IPSBAR + 0x00100008)
  93. #define MCFGPIO_PODR_DD (MCF_IPSBAR + 0x00100009)
  94. #define MCFGPIO_PODR_EH (MCF_IPSBAR + 0x0010000A)
  95. #define MCFGPIO_PODR_EL (MCF_IPSBAR + 0x0010000B)
  96. #define MCFGPIO_PODR_AS (MCF_IPSBAR + 0x0010000C)
  97. #define MCFGPIO_PODR_QS (MCF_IPSBAR + 0x0010000D)
  98. #define MCFGPIO_PODR_SD (MCF_IPSBAR + 0x0010000E)
  99. #define MCFGPIO_PODR_TC (MCF_IPSBAR + 0x0010000F)
  100. #define MCFGPIO_PODR_TD (MCF_IPSBAR + 0x00100010)
  101. #define MCFGPIO_PODR_UA (MCF_IPSBAR + 0x00100011)
  102. #define MCFGPIO_PDDR_A (MCF_IPSBAR + 0x00100014)
  103. #define MCFGPIO_PDDR_B (MCF_IPSBAR + 0x00100015)
  104. #define MCFGPIO_PDDR_C (MCF_IPSBAR + 0x00100016)
  105. #define MCFGPIO_PDDR_D (MCF_IPSBAR + 0x00100017)
  106. #define MCFGPIO_PDDR_E (MCF_IPSBAR + 0x00100018)
  107. #define MCFGPIO_PDDR_F (MCF_IPSBAR + 0x00100019)
  108. #define MCFGPIO_PDDR_G (MCF_IPSBAR + 0x0010001A)
  109. #define MCFGPIO_PDDR_H (MCF_IPSBAR + 0x0010001B)
  110. #define MCFGPIO_PDDR_J (MCF_IPSBAR + 0x0010001C)
  111. #define MCFGPIO_PDDR_DD (MCF_IPSBAR + 0x0010001D)
  112. #define MCFGPIO_PDDR_EH (MCF_IPSBAR + 0x0010001E)
  113. #define MCFGPIO_PDDR_EL (MCF_IPSBAR + 0x0010001F)
  114. #define MCFGPIO_PDDR_AS (MCF_IPSBAR + 0x00100020)
  115. #define MCFGPIO_PDDR_QS (MCF_IPSBAR + 0x00100021)
  116. #define MCFGPIO_PDDR_SD (MCF_IPSBAR + 0x00100022)
  117. #define MCFGPIO_PDDR_TC (MCF_IPSBAR + 0x00100023)
  118. #define MCFGPIO_PDDR_TD (MCF_IPSBAR + 0x00100024)
  119. #define MCFGPIO_PDDR_UA (MCF_IPSBAR + 0x00100025)
  120. #define MCFGPIO_PPDSDR_A (MCF_IPSBAR + 0x00100028)
  121. #define MCFGPIO_PPDSDR_B (MCF_IPSBAR + 0x00100029)
  122. #define MCFGPIO_PPDSDR_C (MCF_IPSBAR + 0x0010002A)
  123. #define MCFGPIO_PPDSDR_D (MCF_IPSBAR + 0x0010002B)
  124. #define MCFGPIO_PPDSDR_E (MCF_IPSBAR + 0x0010002C)
  125. #define MCFGPIO_PPDSDR_F (MCF_IPSBAR + 0x0010002D)
  126. #define MCFGPIO_PPDSDR_G (MCF_IPSBAR + 0x0010002E)
  127. #define MCFGPIO_PPDSDR_H (MCF_IPSBAR + 0x0010002F)
  128. #define MCFGPIO_PPDSDR_J (MCF_IPSBAR + 0x00100030)
  129. #define MCFGPIO_PPDSDR_DD (MCF_IPSBAR + 0x00100031)
  130. #define MCFGPIO_PPDSDR_EH (MCF_IPSBAR + 0x00100032)
  131. #define MCFGPIO_PPDSDR_EL (MCF_IPSBAR + 0x00100033)
  132. #define MCFGPIO_PPDSDR_AS (MCF_IPSBAR + 0x00100034)
  133. #define MCFGPIO_PPDSDR_QS (MCF_IPSBAR + 0x00100035)
  134. #define MCFGPIO_PPDSDR_SD (MCF_IPSBAR + 0x00100036)
  135. #define MCFGPIO_PPDSDR_TC (MCF_IPSBAR + 0x00100037)
  136. #define MCFGPIO_PPDSDR_TD (MCF_IPSBAR + 0x00100038)
  137. #define MCFGPIO_PPDSDR_UA (MCF_IPSBAR + 0x00100039)
  138. #define MCFGPIO_PCLRR_A (MCF_IPSBAR + 0x0010003C)
  139. #define MCFGPIO_PCLRR_B (MCF_IPSBAR + 0x0010003D)
  140. #define MCFGPIO_PCLRR_C (MCF_IPSBAR + 0x0010003E)
  141. #define MCFGPIO_PCLRR_D (MCF_IPSBAR + 0x0010003F)
  142. #define MCFGPIO_PCLRR_E (MCF_IPSBAR + 0x00100040)
  143. #define MCFGPIO_PCLRR_F (MCF_IPSBAR + 0x00100041)
  144. #define MCFGPIO_PCLRR_G (MCF_IPSBAR + 0x00100042)
  145. #define MCFGPIO_PCLRR_H (MCF_IPSBAR + 0x00100043)
  146. #define MCFGPIO_PCLRR_J (MCF_IPSBAR + 0x00100044)
  147. #define MCFGPIO_PCLRR_DD (MCF_IPSBAR + 0x00100045)
  148. #define MCFGPIO_PCLRR_EH (MCF_IPSBAR + 0x00100046)
  149. #define MCFGPIO_PCLRR_EL (MCF_IPSBAR + 0x00100047)
  150. #define MCFGPIO_PCLRR_AS (MCF_IPSBAR + 0x00100048)
  151. #define MCFGPIO_PCLRR_QS (MCF_IPSBAR + 0x00100049)
  152. #define MCFGPIO_PCLRR_SD (MCF_IPSBAR + 0x0010004A)
  153. #define MCFGPIO_PCLRR_TC (MCF_IPSBAR + 0x0010004B)
  154. #define MCFGPIO_PCLRR_TD (MCF_IPSBAR + 0x0010004C)
  155. #define MCFGPIO_PCLRR_UA (MCF_IPSBAR + 0x0010004D)
  156. #define MCFGPIO_PBCDPAR (MCF_IPSBAR + 0x00100050)
  157. #define MCFGPIO_PFPAR (MCF_IPSBAR + 0x00100051)
  158. #define MCFGPIO_PEPAR (MCF_IPSBAR + 0x00100052)
  159. #define MCFGPIO_PJPAR (MCF_IPSBAR + 0x00100054)
  160. #define MCFGPIO_PSDPAR (MCF_IPSBAR + 0x00100055)
  161. #define MCFGPIO_PASPAR (MCF_IPSBAR + 0x00100056)
  162. #define MCFGPIO_PEHLPAR (MCF_IPSBAR + 0x00100058)
  163. #define MCFGPIO_PQSPAR (MCF_IPSBAR + 0x00100059)
  164. #define MCFGPIO_PTCPAR (MCF_IPSBAR + 0x0010005A)
  165. #define MCFGPIO_PTDPAR (MCF_IPSBAR + 0x0010005B)
  166. #define MCFGPIO_PUAPAR (MCF_IPSBAR + 0x0010005C)
  167. /*
  168. * PIT timer base addresses.
  169. */
  170. #define MCFPIT_BASE1 (MCF_IPSBAR + 0x00150000)
  171. #define MCFPIT_BASE2 (MCF_IPSBAR + 0x00160000)
  172. #define MCFPIT_BASE3 (MCF_IPSBAR + 0x00170000)
  173. #define MCFPIT_BASE4 (MCF_IPSBAR + 0x00180000)
  174. /*
  175. * Edge Port registers
  176. */
  177. #define MCFEPORT_EPPAR (MCF_IPSBAR + 0x00130000)
  178. #define MCFEPORT_EPDDR (MCF_IPSBAR + 0x00130002)
  179. #define MCFEPORT_EPIER (MCF_IPSBAR + 0x00130003)
  180. #define MCFEPORT_EPDR (MCF_IPSBAR + 0x00130004)
  181. #define MCFEPORT_EPPDR (MCF_IPSBAR + 0x00130005)
  182. #define MCFEPORT_EPFR (MCF_IPSBAR + 0x00130006)
  183. /*
  184. * Queued ADC registers
  185. */
  186. #define MCFQADC_PORTQA (MCF_IPSBAR + 0x00190006)
  187. #define MCFQADC_PORTQB (MCF_IPSBAR + 0x00190007)
  188. #define MCFQADC_DDRQA (MCF_IPSBAR + 0x00190008)
  189. #define MCFQADC_DDRQB (MCF_IPSBAR + 0x00190009)
  190. /*
  191. * General Purpose Timers registers
  192. */
  193. #define MCFGPTA_GPTPORT (MCF_IPSBAR + 0x001A001D)
  194. #define MCFGPTA_GPTDDR (MCF_IPSBAR + 0x001A001E)
  195. #define MCFGPTB_GPTPORT (MCF_IPSBAR + 0x001B001D)
  196. #define MCFGPTB_GPTDDR (MCF_IPSBAR + 0x001B001E)
  197. /*
  198. *
  199. * definitions for generic gpio support
  200. *
  201. */
  202. #define MCFGPIO_PODR MCFGPIO_PODR_A /* port output data */
  203. #define MCFGPIO_PDDR MCFGPIO_PDDR_A /* port data direction */
  204. #define MCFGPIO_PPDR MCFGPIO_PPDSDR_A/* port pin data */
  205. #define MCFGPIO_SETR MCFGPIO_PPDSDR_A/* set output */
  206. #define MCFGPIO_CLRR MCFGPIO_PCLRR_A /* clr output */
  207. #define MCFGPIO_IRQ_MAX 8
  208. #define MCFGPIO_IRQ_VECBASE MCFINT_VECBASE
  209. #define MCFGPIO_PIN_MAX 180
  210. /*
  211. * Reset Control Unit (relative to IPSBAR).
  212. */
  213. #define MCF_RCR (MCF_IPSBAR + 0x110000)
  214. #define MCF_RSR (MCF_IPSBAR + 0x110001)
  215. #define MCF_RCR_SWRESET 0x80 /* Software reset bit */
  216. #define MCF_RCR_FRCSTOUT 0x40 /* Force external reset */
  217. /****************************************************************************/
  218. #endif /* m528xsim_h */